<menu id="qosos"><table id="qosos"></table></menu>
  • <rt id="qosos"><u id="qosos"></u></rt>
    <bdo id="qosos"><center id="qosos"></center></bdo>
  • <xmp id="qosos"><table id="qosos"></table>
  • ?

    基于FPGA的SDRAM讀寫控制的實現.doc

    資料分類:工程技術 上傳會員:congxia 更新時間:2021-05-18
    需要金幣1000 個金幣 資料包括:完整論文 下載論文
    轉換比率:金額 X 10=金幣數量, 例100元=1000金幣 論文字數:19579
    折扣與優惠:團購最低可5折優惠 - 了解詳情 論文格式:Word格式(*.doc)

    摘要:文中介紹了FPGA的開發流程、硬件開發語言及其開發環境Quartus II和SDRAM的結構特點和工作原理,根據SDRAM的工作原理、控制時序和指令特點,設計一種基于FPGA的SDRAM控制器的方案。SDRAM控制器的設計主要由主控制模塊、信號產生模塊、數據路徑模塊和參數模塊組成。本設計解決SDRAM控制復雜、不方便的問題,并用Verilog給予仿真結果。仿真結果表明使用該方法設計實現的控制器能夠使系統方便,可靠的對SDRAM進行操作。

     

    關鍵字:SDARM控制器; FPGA; 控制模塊; 軟件仿真

     

    目錄

    摘要

    Abstract

    1 引言1 

    2 SDRAM控制器的介紹與設計1 

    2.1SDRAM的基本信號4 

    2.2 SDRAM的指令4 

    2.3 SDRAM初始化操作5 

    2.4 SDRAM讀寫操作5 

    2.5 SDRAM操作終止5 

    2.6 SDRAM工作原理6 

    2.7 SDRAM控制器方案9 

    2.7.1 接口信號介紹10 

    2.7.2 主控制模塊 11 

    2.7.3 信號產生模塊12

    2.7.4 參數模塊12 

    2.7.5 數據徑路模塊13 

    2.8 SDRAM控制器的設計14

    2.9 SDRAM控制器的具體實現15 

    3 FPGA介紹與設計20 

    3.1 FPGA芯片介紹20 

    3.2 在FPGA中設計和實現SDRAM控制器21 

    4 總結23 

    參考文獻25 

    致 謝25 

    附 錄26

    相關論文資料:
    最新評論
    上傳會員 congxia 對本文的描述:通過上述介紹可知,同步動態隨機存儲器SDRAM是一個具有存儲容量大、速度快、價格低、體積小等優點的理想存儲器。但相對其他存儲器,SDRAM的控制邏輯復雜,使用起來很不方便。為了......
    發表評論 (我們特別支持正能量傳遞,您的參與就是我們最好的動力)
    注冊會員后發表精彩評論獎勵積分,積分可以換金幣,用于下載需要金幣的原創資料。
    您的昵稱: 驗證碼:
    ? 曰批全过程在线看,一 级 黄 色 片免费的,我们娘俩以后可都是你的人了
    <menu id="qosos"><table id="qosos"></table></menu>
  • <rt id="qosos"><u id="qosos"></u></rt>
    <bdo id="qosos"><center id="qosos"></center></bdo>
  • <xmp id="qosos"><table id="qosos"></table>